<div dir="ltr">Chaining BBD devices increases the noise.  I recommend using a compander in your design.<div><br></div><div>MC</div></div><br><div class="gmail_quote"><div dir="ltr" class="gmail_attr">On Wed, Jun 15, 2022 at 7:38 PM Didier Leplae via Synth-diy <<a href="mailto:synth-diy@synth-diy.org">synth-diy@synth-diy.org</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left-width:1px;border-left-style:solid;border-left-color:rgb(204,204,204);padding-left:1ex"><div><div style="font-family:verdana,helvetica,sans-serif;font-size:13px"><div></div>
        <div><br></div><div dir="ltr">Oops, I see I mis-numbered my questions. Here is the message with questions properly numbered <img title="Emoji" alt="Emoji" height="16" src="https://s.yimg.com/nq/yemoji_assets/latest/yemoji_assets/1f605.png" width="16" style="padding: 0px 2px; vertical-align: middle;">:</div><div dir="ltr"><br></div><div dir="ltr"><div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif">I'm currently working on a bucket brigade delay module using the MN3205 chip. The circuit is based on the Jan Hall article in Electronotes 87 (except using MN3205).  I'm interested in trying to add a second MN3205 chip in series in order to double the clock frequency thus reducing clock noise issues. Has anyone had experience doing this?</div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif"><br></div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif">Here are a few questions I have:</div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif"><br></div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif">1) Do I need to put any sort of buffering between Chip#1 & Chip#2?</div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif"><br></div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif">2) Do I need a biasing trim pot before each chip? Or just Chip#1?</div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif"><br></div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif">3) Do I need to connect both outputs of Chip#1 through a clock null trim into Chip#2?</div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif"><br></div><div dir="ltr" style="font-family:verdana,helvetica,sans-serif">4) I'm using a PIC chip to generate the clocks. Would I need to put any sort of buffering to isolate the clock inputs of the two chips?</div></div><br></div>
        
        </div><div id="gmail-m_-8998377911589037000yahoo_quoted_6278135972">
            <div style="font-family:"Helvetica Neue",Helvetica,Arial,sans-serif;font-size:13px;color:rgb(38,40,42)">
                
                <div>
                    On Wednesday, June 15, 2022, 06:27:51 PM CDT, Mike Bryant <<a href="mailto:mbryant@futurehorizons.com" target="_blank">mbryant@futurehorizons.com</a>> wrote:
                </div>
                <div><br></div>
                <div><br></div>
                <div><div id="gmail-m_-8998377911589037000yiv3738283934"><div>
<div>
<p><span style="font-size:11pt;color:rgb(31,73,125)">I’ve never used that device, but on your last point it does have a lot of capacitive load so may be best to use a buffer to isolate the PIC from the load, in
 which case use a dual buffer anyway.</span></p> 
<p><span style="font-size:11pt;color:rgb(31,73,125)">  </span></p> 
<p><span style="font-size:11pt;color:rgb(31,73,125)">  </span></p> 
<p><span style="font-size:11pt;color:rgb(31,73,125)">  </span></p> 
<div id="gmail-m_-8998377911589037000yiv3738283934yqt04591"><div>
<div style="border-style:solid none none;border-top-width:1pt;border-top-color:rgb(181,196,223);padding:3pt 0cm 0cm">
<p><b><span lang="EN-US" style="font-size:10pt">From:</span></b><span lang="EN-US" style="font-size:10pt"> Synth-diy [mailto:<a href="mailto:synth-diy-bounces@synth-diy.org" target="_blank">synth-diy-bounces@synth-diy.org</a>]
<b>On Behalf Of </b>Didier Leplae via Synth-diy<br clear="none">
<b>Sent:</b> 16 June 2022 00:17<br clear="none">
<b>To:</b> Synth-diy Mailing List<br clear="none">
<b>Subject:</b> [sdiy] Using dual BBD chips for higher clock frequency</span></p> 
</div>
</div>
<p>  </p> 
<div>
<div>
<p><span style="font-size:10pt">I'm currently working on a bucket brigade delay module using the MN3205 chip. The circuit is based on the Jan Hall article in Electronotes 87 (except using MN3205).  I'm
 interested in trying to add a second MN3205 chip in series in order to double the clock frequency thus reducing clock noise issues. Has anyone had experience doing this?</span></p> 
</div>
<div>
<p><span style="font-size:10pt">  </span></p> 
</div>
<div>
<p><span style="font-size:10pt">Here are a few questions I have:</span></p> 
</div>
<div>
<p><span style="font-size:10pt">  </span></p> 
</div>
<div>
<p><span style="font-size:10pt">1) Do I need to put any sort of buffering between Chip#1 & Chip#2?</span></p> 
</div>
<div>
<p><span style="font-size:10pt">  </span></p> 
</div>
<div>
<p><span style="font-size:10pt">2) Do I need a biasing trim pot before each chip? Or just Chip#1?</span></p> 
</div>
<div>
<p><span style="font-size:10pt">  </span></p> 
</div>
<div>
<p><span style="font-size:10pt">3) Do I need to connect both outputs of Chip#1 through a clock null trim into Chip#2?</span></p> 
</div>
<div>
<p><span style="font-size:10pt">  </span></p> 
</div>
<div>
<p><span style="font-size:10pt">2) I'm using a PIC chip to generate the clocks. Would I need to put any sort of buffering to isolate the clock inputs of the two chips?</span></p> 
</div>
</div></div>
</div>
</div></div></div>
            </div>
        </div></div>_______________________________________________<br>
Synth-diy mailing list<br>
<a href="mailto:Synth-diy@synth-diy.org" target="_blank">Synth-diy@synth-diy.org</a><br>
<a href="http://synth-diy.org/mailman/listinfo/synth-diy" rel="noreferrer" target="_blank">http://synth-diy.org/mailman/listinfo/synth-diy</a><br>
Selling or trading? Use <a href="mailto:marketplace@synth-diy.org" target="_blank">marketplace@synth-diy.org</a><br>
</blockquote></div>